

#### МИНОБРНАУКИ РОССИИ

## федеральное государственное бюджетное образовательное учреждение высшего образования

«Московский государственный технологический университет «СТАНКИН» (ФГБОУ ВО «МГТУ «СТАНКИН»)

Институт автоматизации и робототехники

Кафедра промышленная электроника и интеллектуальные цифровые системы

## ОТЧЕТ О ВЫПОЛНЕНИИ ЛАБОРАТОРНОЙ РАБОТЫ ПО ДИСЦИПЛИНЕ

«Электротехника, электроника и схемотехника»

| СТУДЕНТА <u>3</u> КУРС | СА бакалавриата (уровень профессионального образования)            | ГРУППЫ       | ИДБ-18-01       |
|------------------------|--------------------------------------------------------------------|--------------|-----------------|
|                        | Шубина Анастасия                                                   |              |                 |
|                        | НА ТЕМУ<br>Триггеры                                                |              |                 |
|                        | Вариант №25                                                        |              |                 |
|                        |                                                                    |              |                 |
| Направление:           | 09.03.01 Информатика и вычислит                                    | гельная техн | ика             |
| Профиль подготовки:    | Программное обеспечение средствавтоматизированных систем           | в вычислите. | льной техники и |
| Отчет сдан «»          | r.                                                                 |              |                 |
| Оценка                 |                                                                    |              |                 |
| Преподаватель          | Николай Александрович Хлебал (Ф.И.О., должность, степень, звание.) | ин           | (подпись)       |

## Исследование RS – триггеров

# 1.1Исследование устройства и работы асинхронного RS – триггера на логических элементах ИЛИ - НЕ

Построим модель для исследования работы асинхронного RS - триггера на логических элементах ИЛИ – НЕ:



**Рис. 1** Схема для моделирования асинхронного RS – триггера на логических элементах ИЛИ – HE

Задавая комбинации входных переменных с помощью ключей, по засвечиванию пробников заполним таблицу триггера.

| S | R | NQ | Q | Режим                          |
|---|---|----|---|--------------------------------|
| 0 | 0 | 1  | 0 | хранение предыдущего состояния |
| 0 | 1 | 1  | 0 | установка триггера в 1         |
| 1 | 0 | 0  | 1 | установка триггера в 0         |
| 0 | 0 | 0  | 1 | хранение предыдущего состояния |
| 1 | 1 | 0  | 0 | запрещенное состояние          |

**Таб.** 1 Переключений (истинности, состояний, переходов) RS-триггера ИЛИ-НЕ

#### Асинхронные модели

Устройство, меняющее своё состояние немедленно при изменении команды на логических портах, называют асинхронным триггером. Он имеет в своём составе только порты: R (сброс) и S (установка). Ограничения для пользования подобными схемами связано с соперничеством между сигналами, которые при попадании на разные входы RS-триггера движутся разными путями, как бы состязаясь между собой. При этом возникают временные задержки и сдвиги, вызванные разными причинами: изменения температуры, долгий срок службы и прочее. Такая «гонка» вызывает частые ошибочные переворачивания ячейки.

Тактовая синхронизация в данном случае не эффективна, потому асинхронные ячейки применяются в качестве асинхронных счётчиков, различных ключей, делителей частоты и им подобных схемных решений.

Рис. Асинхронные модели

#### RS-триггеры

Простейшая функциональная схема  $\mathit{RS}$  - **триггера** в базисе ИЛИ-НЕ приведена на рис. 7.1,а. Здесь R (от англ.  $\mathit{Reset}$  - сброс) - вход сброса триггера в состояние логического нуля,  $\mathit{S}$  (от англ.  $\mathit{Set}$  - устанавливать) - вход установки триггера в логическую единицу, Q - прямой выход триггера (состояние Q=1 считается для триггера единичным, а противоположное, при Q=0, - нулевым),



Рис. 7.1. RS-триггер в базисе ИЛИ-НЕ: а - функциональная схема; б - УГО

**Рис.2.** Схема асинхронного RS – триггера на логических элементах ИЛИ – НЕ

### Подключаем логический анализатор XLA1



**Рис. 3** Схема для моделирования асинхронного RS — триггера на логических элементах ИЛИ — HE при R = 0, S = 0



**Рис. 4** Временная диаграмма при R = 0, S = 0

Временная диаграмма пустая, так как предыдущего значения не было.



**Рис. 5** Схема для моделирования асинхронного RS — триггера на логических элементах ИЛИ — HE при R = 1, S = 0



**Рис. 6** Временная диаграмма при R = 1, S = 0



**Рис. 7** Схема для моделирования асинхронного RS — триггера на логических элементах ИЛИ — HE при R = 0, S = 1



**Рис. 8** Временная диаграмма при R = 0, S = 1



**Рис. 9** Схема для моделирования асинхронного RS — триггера на логических элементах ИЛИ — HE при R = 1, S = 1



**Рис. 10** Временная диаграмма при R = 1, S = 1

## Теория:

| S | R | Q(t) | $\overline{Q}(t)$ | Q(t+1)        | $\overline{\mathbb{Q}}(t+1)$ |  |
|---|---|------|-------------------|---------------|------------------------------|--|
| 0 | 0 | 0    | 1                 | 0             | 1                            |  |
| 0 | 0 | 1    | 0 1               |               | 0                            |  |
| 0 | 1 | 0    | 1                 | 0             | 1                            |  |
| 0 | 1 | 1    | 0                 | 0             | 1                            |  |
| 1 | 0 | 0    | 1                 | 1 0           |                              |  |
| 1 | 0 | 1    | 0                 | 1 1           |                              |  |
| 1 | 1 | 0    | 1                 | не определено |                              |  |
| 1 | 1 | 1    | 0                 | не определено |                              |  |

Q(t) - начальный момент времени Q(t+1) - последующий момент времени

Таблица 2



## CD4043B, CD4044B Types

#### **CMOS Quad 3-State** R/S Latches

High-Voltage Types (20-Volt Rating)
Quad NOR R/S Latch — CD4043B
Quad NAND R/S Latch — CD4044B

■CD4043B types are quad cross-coupled 3-state CMOS NOR latches and the CD4044B types are quad cross-coupled 3state CMOS NAND latches. Each latch has a separate Q output and individual SET and RESET inputs. The Q outputs are controlled by a common ENABLE input. A logic "1" or high on the ENABLE input connects the latch states to the Q outputs. A logic "0" or low on the ENABLE input disconnects the latch states from the Q outputs, resulting in an open circuit condition on the Q outputs. The open circuit feature allows common bus-

The CD4043B and CD4044B types are supplied The CD4043B and CD4044B types are supplied in 16-lead hermetic dual-in-line ceramic packages (F3A suffix), 16-lead dual-in-line plastic packages (E suffix), 16-lead small-outline packages (D, DR, DT, DW, DWR, and NSR suffixes), and 16-lead thin shrink small-outline packages (PW and PWR suffixes).





#### Features:

- 3-state outputs with common output ENABLE
- Separate SET and RESET inputs for each latch
- NOR and NAND configurations
- 5-V, 10-V, and 15-V parametric ratings
- Standardized symmetrical output characteristics
- 100% tested for quiescent current at 20 V
- Maximum input current of 1 µA at 18 V over full package temperature range; 100 nA at 18 V and 25°C
- Noise margin (over full package temperature range): 1 V at V<sub>DD</sub> = 5 V 2 V at V<sub>DD</sub> = 10 V 2.5 V at V<sub>DD</sub> = 15 V

 Meets all requirements of JEDEC Tentative Standard No. 198, "Standard Specifications for Description of 'B' Series CMOS Devices" Applications:

#### Holding register in multi-register system

- Four bits of independent storage with output ENABLE
- Strobed register
- General digital logic
- CD4643B for positive logic systems
- CD4044B for negative logic systems

+ NO CHANGE A DOMINATED BY S







TERMINAL ASSIGNMENTS

| EJO                          | \$ R E Q                                       |
|------------------------------|------------------------------------------------|
| 0 0C°<br>1 NC+<br>1 1<br>1 0 | X X O OC*<br>1 1 1 1 NC+<br>0 1 1 1<br>1 0 1 0 |
| S-1 INPUT                    | *OPEN CIRCUIT<br>+ NO CHANGE                   |

#### MAXIMUM RATINGS, Absolute-Maximum Values:

Fig. 1 - Logic diagrams.

| DC SUPPLY-VOLTAGE RANGE, (VDD)                                     |
|--------------------------------------------------------------------|
| Voltages referenced to VSS Terminal)0.5V to +20V                   |
| INPUT VOLTAGE RANGE, ALL INPUTS0.5V to V <sub>DD</sub> +0.5V       |
| DC INPUT CURRENT, ANY ONE INPUT                                    |
| POWER DISSIPATION PER PACKAGE (PD):                                |
| For T <sub>A</sub> = -55°C to +100°C                               |
| For T <sub>A</sub> = +100°C to +125°C                              |
| DEVICE DISSIPATION PER OUTPUT TRANSISTOR                           |
| FOR TA = FULL PACKAGE-TEMPERATURE RANGE (All Package Types)        |
| OPERATING-TEMPERATURE RANGE (T <sub>A</sub> )55°C to +125°C        |
| STORAGE TEMPERATURE RANGE (Talp)                                   |
| LEAD TEMPERATURE (DURING SOLDERING):                               |
| At distance 1/16 ± 1/32 inch (1.59 ± 0.79mm) from case for 10s max |
|                                                                    |

#### TRUTH TABLES

Recommended Operating Conditions T<sub>A</sub>=25°C For maximum reliability, nominal operating conditions should be selected so that opera-tion is always within the following ranges.

CD40448

| Characteristic                                                               | V <sub>DD</sub><br>(V) | Min.            | Max. | Units |  |  |  |  |
|------------------------------------------------------------------------------|------------------------|-----------------|------|-------|--|--|--|--|
| Supply-Voltage Range<br>(T <sub>A</sub> = Full Package<br>Temperature Range) | _                      | 3               | 18   | v     |  |  |  |  |
| SET or RESET<br>Pulse Width, tw                                              | 5<br>10<br>15          | 160<br>80<br>40 |      | ns    |  |  |  |  |

Copyright © 2003, Texas Instruments Incorporated

3-116

Puc. 11 теория CD4043

### CD4043B, CD4044B Types

### STATIC ELECTRICAL CHARACTERISTICS

| CHARACTER-                                     | CONE      | HOITIO     | vs         | LIM   | LIMITS AT INDICATED TEN |       |       |       |                   |      | UNITS |
|------------------------------------------------|-----------|------------|------------|-------|-------------------------|-------|-------|-------|-------------------|------|-------|
| ISTIC                                          | Vo<br>(V) | VIN<br>(V) | VDD<br>(V) | -66   | -40                     | +85   | +125  | Min.  | +25<br>Typ.       | Max. |       |
| Quiescent Device                               | -         | 0,5        | 5          | 1     | 1                       | 30    | 30    | -     | 0.02              | 1    |       |
| Current,                                       | -         | 0,10       | 10         | 2     | 2                       | 60    | 60    | -     | 0.02              | 2    |       |
| IDD Max.                                       | -         | 0,15       | 15         | 4     | 4                       | 120   | 120   | -     | 0.02              | 4    | μА    |
|                                                | -         | 0,20       | 20         | 20    | 20                      | 600   | 600   | -     | 0.04              | 20   |       |
| Output Low                                     | 0.4       | 0,5        | 5          | 0.64  | 0.61                    | 0.42  | 0.36  | 0.51  | 1                 | -    |       |
| (Sink) Current                                 | 0.5       | 0,10       | 10         | 1.6   | 1.5                     | 1.1   | 0.9   | 1.3   | 2.6               | -00  | 1     |
| IQL Min.                                       | 1.5       | 0,15       | 15         | 4.2   | 4                       | 2.8   | 2.4   | 34    | 6.8               | -    | 1     |
| Output High                                    | 4.6       | 0,5        | 5          | -0.64 | -0.61                   | -0.42 | -0.36 | -0.51 | -1                | -    | mA    |
| (Source)<br>Current,<br>IQH Min.               | 2.5       | 0,5        | 5          | -2    | -1.8                    | -1.3  | -1.15 | -1.6  | -3.2              | -    |       |
|                                                | 9.5       | 0,10       | 10         | -1.6  | -1.5                    | -1.1  | -0.9  | -1.3  | -2.6              | -    |       |
|                                                | 13.5      | 0,15       | 15         | -4.2  | -4                      | -2.8  | -2.4  | -3.4  | -6.8              | -    |       |
| Output Voltage:<br>Low-Level,                  | -         | 0,5        | 5          | 0.05  |                         |       |       | -     | 0                 | 0.05 |       |
|                                                | -         | 0,10       | 10         | 0,05  |                         |       |       | -     | 0                 | 0.05 |       |
| VOL Max.                                       | -         | 0,15       | 15         | 0.05  |                         |       |       | -     | 0                 | 0.05 |       |
| Output Voltage:                                | -         | 0,5        | 5          | 4.95  |                         |       | 4.95  | 5     | -                 | 1 *  |       |
| High-Level,                                    | -         | 0,10       | 10         | 9.95  |                         |       |       | 9.95  | 10                | -    |       |
| VOH Min.                                       | -         | 0,15       | 15         |       | 14                      | 1.95  |       | 14.95 | 15                | -    |       |
| Input Low                                      | 0.5, 4.5  | -          | 5          |       | - 1                     | 1.5   |       | -     | -                 | 1.5  |       |
| Voltage,                                       | 1,9       | -          | 10         |       | - 3                     | 3     |       | -     | -                 | 3    | ]     |
| VIL Max.                                       | 1.5,13.5  | -          | 15         |       |                         | 4     |       | -     | -                 | 4    | l v   |
| Input High                                     | 0.5, 4.5  | -          | 5          |       |                         | 3.5   |       | 3.5   | -                 | -    |       |
| Voltage,                                       | 1,9       | -          | 10         |       |                         | 7     |       | 7     | -                 | -    |       |
| VIH Min.                                       | 1.5, 3.5  | -          | 15         |       |                         | 11    |       | 11    | -                 | -    |       |
| Input Current<br>IIN Max.                      | _         | 0,18       | 18         | ±0.1  | ±0.1                    | ±1    | ±1    | -     | ±10 <sup>-5</sup> | ±0.1 | μА    |
| 3-State Output<br>Leakage Current<br>IOUT Max. | 0,18      | 0,18       | 18         | ±0.4  | ±0.4                    | ±12   | ±12   | -     | ±10-4             | ±0.4 | μА    |

Рис.12 Техническая документация асинхронного RS-триггера CD4043B

#### 2 Краткие теоретические сведения

Тритгеры предназначены для запоминания двоичной информации. Использование тритгеров позволяет реализовывать устройства оперативной памяти (то есть памяти, информация в которой хранится только на время вычислений). Однако тритгеры могут использоваться и для построения некоторых цифровых устройств с памятыю, таких как счётчики, преобразователи последовательного кода в параллельный или цифровые линии задержки.

#### 2.1 RS-триггер

Основным триггером, на котором базируются все остальные триггеры является RS-триггер. RS-триггер имеет два логических входа:

- . D urrauneva () (or canea recet)
- S установка 1 (от слова set).

RS-триггер имеет два выхода:

- Q прямой
- Q обратный (инверсный).

Состояние тригтера определяется состоянием прямого выхода. Простейший RS-тригтер состоит из двух логических элементов, охваченных перекрёстной положительной обратной связью (рисунок 2.1).



Рисунок 2.1 - Схема простейшего RS- тригтера Таблица 2.1 - Таблица переходов RS тригтера в базисе ИЛИ-НЕ

| R | S   | Q(t) | Q(t+1) | Пояснения                |  |  |
|---|-----|------|--------|--------------------------|--|--|
| 0 | 0   | 0    | 0      | Режим хранения           |  |  |
| 0 | 0   | 1    | 1      | информации R=S=0         |  |  |
| 0 | (8) | 0    | .1     | Режим установки единицы  |  |  |
| 0 | 1   | 1    | 1      | S=1                      |  |  |
| 1 | 0   | 0    | 0      |                          |  |  |
| 1 | 0   | 1    | 0      | Режим установки нуля R=1 |  |  |
| 1 | 1.  | 0    |        | R«S«1 запрещённая        |  |  |
| 1 | 1   | 10   |        | комбинация               |  |  |

Базовым при построении различных тригтеров служит асинхронный RS-тригтер, функционирование которого характеризует полученная по таблице состояний (табл.5.2), логическая формула

$$Q^{n+1} = \overline{R} \overline{S} Q^n \vee \overline{R} S \overline{Q}^n \vee \overline{R} S Q^n \vee R S \overline{Q}^n \vee R S Q^n,$$

причем запрещенные состояния приняты единичными. Преобразование приводит логическую формулу виду  $Q^{n+1} = S \vee \overline{R}Q^n$ . При анализе работы удобно использовать сокращенную таблицу состояний (табл.7.1).

Таблица 7.1. Сокращенная таблица переходов RS триггера

| $R^n$ | $R^n$ $S^n$ |                | Режимы      |
|-------|-------------|----------------|-------------|
| 0     | 0           | Q <sup>n</sup> | хранения    |
| 0     | 1           | 1              | установка   |
| 1     | 0           | 0              | сброс       |
| 1     | 1           | н/о            | запрещенные |

Таблица 7.1. Таблица истинности *RS-триггера* в базисе ИЛИ-НЕ

| <b>У</b> правляю | цие сигналы | Состояни  | е выходов            |                                      |
|------------------|-------------|-----------|----------------------|--------------------------------------|
| S                | R           | Q         | $\overline{Q}$       | Режим работы                         |
| 0                | 0           | $Q_{i-1}$ | $\overline{Q_{i-1}}$ | Хранение ранее записанной информации |
| 0                | 1           | 0         | 1                    | Сброс триггера                       |
| 1                | 0           | 1         | 0                    | Установка триггера                   |
| 1                | 1           | 0         | 0                    | Неустойчивое состояние               |

**Вывод:** На выходе элемента ИЛИ—НЕ имеется инвертор (усилитель). Поэтому на двух таких элементах можно выполнить триггер, если вход одного элемента соединить с выходом другого. Полученный таким образом триггер является асинхронным RS- триггером. Он имеет два входа: S — установки триггера в 1, R — установки триггера в 0. Асинхронный RS-триггер — простейший интегральный триггер, применяющийся самостоятельно, а также входящий в состав более сложных интегральных триггеров в качестве запоминающей ячейки.

# 1.2 Исследование устройства и работы асинхронного RS – триггера на логических элементах И – HE

Используем модель  $x_RS_U-HE.ms10$  для исследования работы асинхронного RS - триггера на логических элементах U-HE:



Рис. 13 Схема для моделирования асинхронного RS – триггера на логических элементах И – НЕ

Запустим процесс моделирования, задавая комбинации входных переменных с помощью ключей, по засвечиванию пробников заполним таблицу переключений триггера.

| S | R | NQ | Q | Режим                          |
|---|---|----|---|--------------------------------|
| 1 | 1 | 1  | 0 | хранение предыдущего состояния |
| 0 | 1 | 0  | 1 | установка триггера в 1         |
| 1 | 0 | 1  | 0 | установка триггера в 0         |
| 1 | 1 | 0  | 1 | хранение предыдущего состояния |
| 0 | 0 | 1  | 1 | запрещенное состояние          |

Таб. 3 Переключений (истинности, состояний, переходов) RS-триггера И-НЕ

Подключим логический анализатор XLA1 и выведем изображение его дисплея:



Рис. 14 Схема для моделирования асинхронного RS – триггера на логических элементах И – HE с логическим анализатором XLA1



Рис. 15 Схема с S = 0, R = 0



Рис. 16 Схема с S = 1, R = 0



Рис. 17 Временная диаграмма при  $S=0,\,R=0$ 



Рис. 18 Временная диаграмма при S = 1, R = 0



Рис. 19 Схема с S = 0, R = 1



Рис. 20 Схема с S = 1, R = 1



Рис. 21 Временная диаграмма при S = 0, R = 1



Рис. 22 Временная диаграмма при S = 1, R = 1

Временная диаграмма пустая, так как предыдущего значения не было.

### Теория:

Микросхемы представляют собой четыре RS-триггера. Содержат 88 интегральных элементов. Корпус типа 238.16-1, масса не более 1,2 г и 201.16-5, 2103.16-3, масса не более 2,5 г.



Условное графическое обозначение К555TP2, КМ555TP2

Назначение выводов: 1, 5, 10, 14 - входы сброс; 2, 3, 6, 11, 12, 15 - входы установки лог. 1; 4, 7, 9, 13 - выходы; 8 - общий; 16 - напряжение питания.

#### Таблица истинности

| Вход      |           |   | Выход          | Выход            |           |           |   |                |                  |
|-----------|-----------|---|----------------|------------------|-----------|-----------|---|----------------|------------------|
| <u>51</u> | <u>S2</u> | S | $\overline{R}$ | Q <sub>n+1</sub> | <u>S1</u> | <u>S2</u> | S | $\overline{R}$ | Q <sub>n+1</sub> |
| 1         | 1         | 1 | 1              | Qn               | 1         | 1         | 1 | 0              | 0                |
| 0         | 1         |   |                |                  | 0         | 1         |   |                |                  |
| 1         | 0         | 0 | 1              | 1                | 1         | 0         | 0 | 0              | 1*               |
| 1         | 0         |   |                |                  | 0         | 0         |   |                |                  |

Примечание. 1\* - состояние логической единицы неустойчивое, может не сохраняться после снятия напряжений логического нуля на входах  $\overline{S}$  и  $\overline{R}$ .

RS-триггер можно построить и на элементах "И-НЕ" (рисунок 2.2).



Рисунок 2.2 - Схема RS-триггера, построенного на схемах "2И-НЕ"

Входы R и S инверсные (активный уровень "0"). Переход (переключение) этого триггера из одного состояния в другое происходит при установке на одном из входов "0". Комбинация R=S=0 является запрещённой.

Таблица 2.2 - Таблица переходов RS триггера в базисе "2И-НЕ"

| R | s | Q(t) | Q(t+1) | Пояснения                |  |
|---|---|------|--------|--------------------------|--|
| 0 | 0 | 0    | *      | R=S=0 запрещённая        |  |
| 0 | 0 | 1    | *      | комбинация               |  |
| 0 | 1 | 0    | 0      | Режим установки нуля R=0 |  |
| 0 | 1 | 1    | 0      | гежим установки нуля к-о |  |
| 1 | 0 | 0    | 1      | Режим установки единицы  |  |
| 1 | 0 | 1    | 1      | S=0                      |  |
| 1 | 1 | 0    | 0      | Режим хранения           |  |
| 1 | 1 | 1    | 1      | информации R=S=1         |  |





**Вывод:** На выходе элемента И—НЕ имеется инвертор (усилитель). Поэтому на двух таких элементах можно выполнить триггер, если вход одного элемента соединить с выходом другого. Полученный таким образом триггер является асинхронным RS-триггером. Он имеет два входа: S — установки триггера в 1, R — установки триггера в 0. Асинхронный RS-триггер — простейший интегральный триггер, применяющийся самостоятельно, а также входящий в состав более сложных интегральных триггеров в качестве запоминающей ячейки. Однако RS-триггеры на основе 2ИЛИ-НЕ триггеры с прямыми входами, тогда как RS-триггеры на основе 2ИЛИ-НЕ триггеры с инверсивными входами.

## 2 Исследование D – триггеров

## 2.1 Исследование D – триггера в интегральном исполнении

Построим модель для исследования работы D — триггера в интегральном исполнении.



Рис. 32 Схема для моделирования D – триггера в интегральном исполнении

На информационный вход D - триггера подаются логические 1 и 0, формируемые ключом D. Синхронизирующий сигнал в виде логической 1 подаётся на вход СLК от ключа С. Триггер срабатывает по переднему фронту импульса синхронизации. Перед изменением сигналов на информационном входе, на синхронизирующем входе следует установить логический 0. Изменение уровней сигналов фиксируется пробниками.

Запустим процесс моделирования, Задавая комбинации входных переменных с помощью ключей, по засвечиванию пробников заполнить таблицу переключений D – триггера.

| С                                       | D | Q(t)   | $\bar{Q}(t)$   | Режим                          |
|-----------------------------------------|---|--------|----------------|--------------------------------|
| 0                                       | 0 | Q(t+1) | $\bar{Q}(t+1)$ | Хранение предыдущего состояния |
| 0                                       | 1 | Q(t+1) | $\bar{Q}(t+1)$ | Хранение предыдущего состояния |
| Переход с логического<br>нуля в единицу | 1 | 1      | 0              | Установка 1                    |
| Переход с логического<br>нуля в единицу | 0 | 0      | 1              | Установка 0                    |

Таблица 5



Рис. 33 Состояние триггера при C = 0 и D = 1



Рис. 34 Состояние триггера при переключении с C=0, D=1 на C=1, D=1 (Установка триггера в 1)



Рис. 35 Хранение предыдущего состояния



Рис. 36 Хранение предыдущего состояния



Рис. 37 Состояние триггера при переключении с C=0, D=0 на C=1, D=0 (Установка триггера в 0)



Рис. 38 Хранение предыдущего состояния



Рис. 39 Хранение предыдущего состояния

## Подключим логический анализатор XLA1 схеме:



Рис. 40 Схема для моделирования D — триггера в интегральном исполнении с подключенным  $$\operatorname{XLA1}$$ 

С помощью логического анализатора XLA1 получим временные диаграммы работы триггера:



Рис. 41 Временная диаграмма триггера при переключении с C = 0, D = 1 в C = D = 1



Рис. 42 Временная диаграмма триггера при переключении комбинаций (Установка триггера в 1 и хранение)



Рис. 43 Временная диаграмма триггера при переключении комбинаций (Установка триггера в 0 и хранение)

Теория:

Микросхемы представляют собой четыре D-триггера с прямыми и инверсными выходами. Имеют общий для всех триггеров синхровход C и вход сброса  $\overline{R}$ . Корпус типа 238.16-1, масса не более 1,2 г и 4307.16-A.



Условное графическое обозначение КР1533TM8, КФ1533TM8, ЭКА1533TM8, ЭКФ1533TM8

#### Таблица истинности

|                | Вход |   |    | Выход           |  |  |
|----------------|------|---|----|-----------------|--|--|
| $\overline{R}$ | С    | D | Q  | $\overline{Q}$  |  |  |
| 0              | X    | X | 0  | 1               |  |  |
| 1              | Г    | 1 | 1  | 0               |  |  |
| 1              |      | 0 | 0  | 1               |  |  |
| 1              | 0    | X | Q0 | $\overline{Q0}$ |  |  |

Примечание. X - безразличное состояние; Q0,  $\overline{Q0}$  - предыдущее состояние выхода;  $\Box$  - переход из низкого уровня в высокий.

Назначение выводов: 1 - вход установки в состояние «логический 0»  $\overline{R}$ ; 2 - выход Q1; 3 - выход  $\overline{Q1}$ ; 4 - вход информационный D1; 5 - вход информационный D2; 6 - выход  $\overline{Q2}$ ; 7 - выход Q2; 8 - общий; 9 - вход тактовый C; 10 - выход Q3; 11 - выход  $\overline{Q3}$ ; 12 - вход информационный D3; 13 - вход информационный D4; 14 - выход  $\overline{Q4}$ ; 15 - выход Q4; 16 - напряжение питания.

#### Электрические параметры

| Номинальное напряжение питания                     | 5 B ± 10%     |
|----------------------------------------------------|---------------|
| Выходное напряжение низкого уровня:                |               |
| - при I <sup>0</sup> <sub>вых</sub> = 4 мА         | ≤ 0,4 B       |
| - при I <sup>0</sup> <sub>вых</sub> = 8 мА         | ≤ 0,5 B       |
| Выходное напряжение высокого уровня                |               |
| Прямое падение напряжения на антизвонном диоде     | ≤  -1,5  B    |
| Ток потребления при U <sub>n</sub> = 5,5 В         | ≤ 14 MA       |
| Входной ток низкого уровня                         | ≤  -0,1  мA   |
| Входной ток высокого уровня                        | ≤ 20 мкА      |
| Входной пробивной ток                              | ≤ 0,1 MA      |
| Выходной ток                                       | -30  -112  MA |
| Время задержки распространения сигнала при включен | іии:          |
| - по входу 1                                       | ≤ 23 нс       |
| - по входу 9                                       | ≤ 17 нс       |
| Время задержки распространения сигнала при выключе | ении:         |
| - по входу 1                                       | ≤ 18 нс       |
| - по входу 9                                       | ≤ 15 нс       |
| Емкость входа                                      | ≤ 5 пФ        |
|                                                    |               |
| Предельно допустимые режимы эк                     | сплуатации    |
|                                                    |               |
| Напряжение питания                                 | 4,55,5 B      |
| Входное напряжение низкого уровня                  | 00,8 В        |
| Входное напряжение высокого уровня                 | 25,5 B        |
| Максимальное напряжение, подаваемое на выход       | 5,5 B         |
| Температура окружающей среды                       | 10+70 °C      |
|                                                    |               |

Рис. 45 Электрические параметры



В цифровых системах широко распространены триггеры задержки с одним информационным входом. В D - триггере (Delay - sadepжka) сигнал  $Q^{n+1}$  на выходе совпадает с входным сигналом предшествующего интервала (tadetau), т. е. устройство осуществляет задержку (tau) (tau) двоичного разряда на заданный интервал tu), определяемый положением тактирующего импульса.

Таблица 7.3. Состояния **D** - триггера

| D <sup>n</sup> | $Q^{n+1}$ |  |  |
|----------------|-----------|--|--|
| 0              | 0         |  |  |
| 1              | 1         |  |  |

Тактируемый D — триггер можно получить на основе синхронного RS триггера (RST), если сигнал D подать на его установочный вход S и через инвертор на вход сброса R (рис.7.4,a).



**Рис.7.4.** Структура D — триггера (a), временные диаграммы (б) и обозначение (в)

Если в такте n состояние входа D изменилось с  $U^0$  на  $U^1$  (рис.7.4, $\delta$ ), то до прихода синхроимпульса на выходе сохраняется предшествующее состояние  $Q^n=0$ , т. к. информационные входы RST не активизированы. Выходной сигнал изменится с приходом синхроимпульса, т. е. с задержкой  $t_D$  и сохранится в n+1 такте.

Рис. 47 Теория из лекции «ПОСЛЕДОВАТЕЛЬНОСТНЫЕ УСТРОЙСТВА»

**Вывод:** Экспериментальный триггер срабатывает по переднему фронту. Полученная таблица истинности сходна с предоставленными в технических документациях к микросхемам, а также в других теоретических материалах. Если C=0, то устройство находится в устойчивом положении, таким образом, импульсы, подающиеся на D- вход не влияют на прибор, выходной импульс будет зависеть от того, какое значение было записано ранее. Если же C=1, то выходной сигнал зависит от того, что было подано на D

## 2.2 Исследование счётного D – триггера в интегральном исполнении

Используем готовую модель для исследования работы счётного D — триггера в интегральном исполнении.



Рис. 48 Схема для моделирования счётного D – триггера в интегральном исполнении

Сигналы, подлежащие счёту, подаются на вход CLK от ключа C. Изменение уровней сигналов фиксируется пробниками.

Запустим процесс моделирования, формируя сигналы с помощью ключа С, по засвечиванию пробников заполним таблицу переключений счётного D – триггера.

| С                              | Q(t) | $ar{Q}(t)$ | Q(t+1) | $\bar{Q}(t+1)$ | Режим                             |
|--------------------------------|------|------------|--------|----------------|-----------------------------------|
| Переход с логического 0<br>в 1 | 0    | 1          | 1      | 0              | Установка 1                       |
| Переход с логического 0<br>в 1 | 1    | 0          | 0      | 1              | Установка 0                       |
| Переход с логического 1 в 0    | 0    | 1          | 0      | 1              | Хранение предыдущего<br>состояния |
| Переход с логического 1 в 0    | 1    | 0          | 1      | 0              | Хранение предыдущего<br>состояния |

Таблица 6



Рис. 49 Начальное состояние триггера



Рис. 50 Переключение ключа при начальном состоянии (установка 1)



Рис. 51 Переключение ключа при предыдущем состоянии «установка 1» (хранение 1)



Рис. 52 Переключение ключа при состоянии «хранение 1» (установка 0)



Рис. 53 Переключение ключа при состоянии «установка 0» (хранение 0)

Подключим логический анализатор XLA1:



Рис. 54 Схема для моделирования счётного D – триггера в интегральном исполнении с подключенным XLA1

С помощью логического анализатора XLA1 получим временные диаграммы работы триггера. Обратим внимание, по какому фронту импульса синхронизации срабатывает триггер.



Рис. 55 Временная диаграмма триггера при переключении ключа. (Установка триггера в 1)



Рис. 56 Временная диаграмма триггера при переключении ключа. (Хранение 1)



Рис. 57 Временная диаграмма триггера при переключении ключа. (Установка триггера в 0)



Рис. 58 Временная диаграмма триггера при переключении ключа. (Хранение 0)

Судя по результатам эксперимента, триггер срабатывает по переднему фронту.

#### Теория:

| Т   | Qt | Qt+1 |
|-----|----|------|
| 0   | 0  | 0    |
| 0   | 1  | 1    |
| 1   | 0  | 0    |
| 1   | 1  | 1    |
| 0→1 | 0  | 1    |
| 0→1 | 1  | 0    |

Т-триггер — это счетный <u>триггер</u>. У данного триггера имеется только один вход. Принцип работы Т-триггера заключается в следующем. После поступления на вход Т импульса, состояние триггера меняется на прямо противоположное. Счётным он называется потому, что Т триггер как бы подсчитывает количество импульсов, поступивших на его вход. Жаль только, что считать этот триггер умеет только до одного. При поступлении второго импульса Т-триггер снова сбрасывается в исходное состояние.

Т-триггеры строятся только на базе двухступенчатых триггеров, подобных рассмотренному ранее D триггеру. Использование двух триггеров позволяет избежать неопределенного состояния схемы при разрешающем потенциале на входе синхронизации "С", так как счетные триггеры строятся при помощи схем с обратной связью

Т триггер можно синтезировать из любого двухступенчатого триггера. При этом не важно ТТЛ или <u>КМОП технология</u> используется. Рассмотрим пример синтеза Т триггера из динамического D триггера. Для того чтобы превратить <u>D триггер</u> в счётный, необходимо ввести цепь обратной связи с инверсного выхода этого триггера на вход, как показано на рисунке 1.



Рисунок 1. Схема T триггера, построенная на основе D триггера

Временная диаграмма Т триггера приведена на рисунке 2. При построении этой временной диаграммы был использован триггер, работающий по заднему фронту синхронизирующего сигнала.



Рис. 59 Временные диаграммы Т триггера

Т-триггеры используются при построении схем различных счётчиков, поэтому в составе БИС различного назначения обычно есть готовые модули этих триггеров.

# К176ТМ1 (90-97г), 2 D-триггера (CD4003E)



Рис. 60 К176ТМ1 (90-97г), 2 D-триггера (СD4003Е)

E

#### Описание

Стандартные серии КМОП: 176, 561, 564. Время задержки 50 нс(типовое), мощность потребления 0,4 мкВт/вентиль, напряжение питания 3-15 В

2 D-триггера со сбросом Корпус: 201.14-1 (DIP14) Импортный аналог: CD4003E

## Технические параметры

| Серия                          | 176тм            |
|--------------------------------|------------------|
| Наличие входа установки/сброса | reset            |
| Тип триггера                   | D                |
| Тип выхода                     | Дифференциальный |
| Кол-во элементов               | 2                |
| Кол-во бит на элемент          | 1                |
| Тактирование                   | передним фронтом |
| Напряжение питания, В          | 8.559.45         |
| Рабочая температура, °C        | -10+70           |
| Корпус                         | 201.14-1         |
| Подгруппа                      | триггеры         |
| Технология                     | 4000             |
| Функциональное назначение      | d-триггер        |
| Вес, г                         | 1.9              |
|                                |                  |

Рис. 61 Технические параметры K176TM1 (90-97г), 2 D-триггера (CD4003E)

Микросхема **К176TM1** содержит два D - триггера, причем триггер в микросхеме К176TM1 имеет только вход сброса R. Триггер переключается по положительному перепаду на тактовом входе C, при этом логический уровень, присутствующий на входе D передается на выход Q. Вход сброса R независим от тактового входа C и имеет высокие активные уровни. Максимальная тактовая частота до 5 МГц, но время фронта тактового сигнала не должно превышать 5 мкс. С другой стороны, длительность тактового импульса не должна быть менее 100 нс. Время установления выходных данных — более 25 нс.

Зарубежным аналогом микросхемы К176ТМ1 является микросхема СD4003.



Рис. 62 Микросхема К176ТМ1

**Вывод:** Полученная таблица истинности и временные диаграммы совпадают с оными, представленными в сторонних теоретических материалах. Судя по результатам эксперимента, триггер срабатывает по переднему фронту.

## 3 Исследование ЈК – триггеров

## 3.1 Исследование ЈК – триггера в интегральном исполнении

Откроем модель для исследования работы ЈК – триггера в интегральном исполнении:



Рис. 63 Схема для моделирования ЈК – триггера в интегральном исполнении

Синхронизирующий сигнал в виде логической 1 подаётся на вход СLК от ключа С.

Запустим процесс моделирования. Задавая комбинации входных переменных с помощью ключей, по засвечиванию пробников заполнить таблицу переключений (истинности, состояний, переходов) ЈК - триггера.

| С     | J | K | Q(t+1)                     | $\bar{Q}(t+1)$             | Режим         |
|-------|---|---|----------------------------|----------------------------|---------------|
| X     | 0 | 0 | Q(t)                       | $\overline{\mathbb{Q}}(t)$ | Хранение      |
| 0     | X | X | Q(t)                       | $\overline{\mathbb{Q}}(t)$ | Хранение      |
| 0 → 1 | 0 | 1 | 0                          | 1                          | Установка 0   |
| 0 → 1 | 1 | 0 | 1                          | 0                          | Установка 1   |
| 0 → 1 | 1 | 1 | $\overline{\mathbb{Q}}(t)$ | Q(t)                       | Счетный режим |

Таб.8 X – безразличное состояние,  $0 \to 1$  – переход с логического 0 в 1.



Рис. 63 Установка 1



Рис. 64 Установка 0



Рис 65 Счетный режим

Можно использовать другую модель, в которой синхронизирующий сигнал в виде импульсов частотой 10 Гц автоматически подаётся на вход CLK от источника V2



Рис. 66 Схема для моделирования ЈК – триггера с автоматической генерацией синхросигнала

Схема на рисунке 3.8 и рисунке 3.1 имеют аналогичные таблицы переключений.

3.1.3 Нарисовать временные диаграммы работы JK — триггера или подключить логический анализатор XLA1 и привести изображение его дисплея. Обратить внимание, по какому фронту импульса синхронизации срабатывает триггер.



Рис. 67 Временная диаграмма с набором J = 1, K = 0 при переключении ключа C (Установка 1)



Рис. 68 Временная диаграмма с набором J = 0, K = 1 при переключении ключа C (Установка 0)



Рис. 69 Временная диаграмма с набором  $J=1,\,K=1$  при переключении ключа C (Счетный режим)

Экспериментальный триггер срабатывает по переднему фронту.

## Теория:

Таблица истинности јk триггера практически совпадает с таблицей истинности синхронного <u>RS-триггера</u>. Для того чтобы исключить запрещённое состояние, его схема изменена таким образом, что при подаче двух единиц јk триггер превращается в <u>счётный триггер</u>. Это означает, что при подаче на тактовый вход С импульсов он изменяет своё состояние на противоположное. Таблица истинности јk триггера приведена в таблице 1.

| С | K | J | Q(t) | Q(t+1) | Пояснения                    |
|---|---|---|------|--------|------------------------------|
| 0 | X | X | 0    | 0      | Режим хранения информации    |
| 0 | X | X | 1    | 1      |                              |
| 1 | 0 | 0 | 0    | 0      | Режим хранения информации    |
| 1 | 0 | 0 | 1    | 1      |                              |
| 1 | 0 | 1 | 0    | 1      | Режим установки единицы J=1  |
| 1 | 0 | 1 | 1    | 1      |                              |
| 1 | 1 | 0 | 0    | 0      | Режим записи нуля К=1        |
| 1 | 1 | 0 | 1    | 0      |                              |
| 1 | 1 | 1 | 0    | 1      | K=J=1 счетный режим триггера |
| 1 | 1 | 1 | 1    | 0      |                              |

Рис. 70 Таблица истинности ЈК – триггера



Рис 71 Микросхема КР1533ТВ6

## 74112



#### Описание

Микросхема 74112 содержит два отдельных JK-триггера с входами установки и сброса. Запуск триггеров происходит по отрицательному фронту тактового импульса.

#### Рис. 72 микросхема 74112

#### ◆ Работа схемы

Входные данные передаются на выходы микросхемы 74112 при перепаде напряжения на входе тактовых импульсов с высокого уровня на низкий (отрицательный фронт).

Когда на входы J и К. микросхемы 74112 одновременно подается напряжение высокого уровня, триггер переключается из одного состояния в другое при каждом отрицательном фронте тактового импульса, благодаря чему возможно деление частоты на 2.

В течение подачи напряжения высокого уровня на вход тактовых импульсов микросхемы 74112 изменение уровней напряжения на входах J н K не оказывает никакого влияния на состояние триггера.

Входы установки Preset и с<u>броса Clear микросхемы 74112 работают асинхронно, то есть независимо от всех других входов. Если на вход Preset подается напряжение низкого уровня, то на выходе Q устанавливается напряжение высокого уровня. Если на вход сброса Clear подается напряжение низкого уровня, то и на выходе Q формируется такое напряжение.</u>

Аналог микросхемы 74112, но с другим расположением выводов, — 7476.

Рис. 73 работа схемы 74112

## КР1533ТВ6, КФ1533ТВ6, ЭКА1533ТВ6, ЭКФ1533ТВ6

Микросхемы представляют собой два JK-триггера со сбросом. Корпус типа 201.14-1, масса не более 1 г и 4306.14-А.

Назначение выводов: 1, 8 - входы разрешения установки универсального ЈК-триггера в состояние лог. 1 Ј1, Ј2; 2, 3, 5, 6 - выходы  $\overline{Q1}$ , Q1, Q2,  $\overline{Q2}$ ; 4, 11 - вход разрешения установки универсального ЈК-триггера в состояние лог. 0 К1, К2; 7 - общий; 9, 12 - входы тактовые С2, С1; 10, 13 - входы установки в состояние лог. 0  $\overline{R2}$ ,  $\overline{R1}$ ; 14 - напряжение питания.



Условное графическое обозначение КР1533ТВ6, КФ1533ТВ6, ЭКА1533ТВ6, ЭКФ1533ТВ6

### Таблица истинности

|                | Bx | од | Вых | код               |                 |  |
|----------------|----|----|-----|-------------------|-----------------|--|
| $\overline{R}$ | С  | J  | Q   | $\overline{Q}$    |                 |  |
| 0              | X  | X  | Х   | 0                 | 1               |  |
| 1              | L  | 0  | 1   | 0                 | 1               |  |
| 1              | L. | 1  | 1   | Счетный режим     |                 |  |
| 1              | L  | 0  | 0   | Q0 $\overline{Q}$ |                 |  |
| 1              |    | 1  | 0   | 1                 | 0               |  |
| 1              | 1  | X  | X   | Q0                | $\overline{Q0}$ |  |

Рис. 74 Техническая документация микросхемы КР1533ТВ6

**Вывод:** Полученная таблица переключений экспериментального триггера сходиться с представленной на рисунке и отличается от документации микросхемы КР1533ТВ6, т.к. микросхема работает по заднему фронту. Экспериментальный триггер срабатывает по переднему фронту.

# 3.2 Исследование синхронного счётного JK – триггера в интегральном исполнении

Откроем модель для исследования работы синхронного счётного ЈК – триггера в интегральном исполнении или собрать её самостоятельно.



Рис. 75 Схема для моделирования синхронного счётного JK – триггера в интегральном исполнении

Сигнал Т, подлежащий счёту, в виде последовательности логических 0 и 1 частотой 5 Гц подаётся на объединённые входы J и K от источника V1. Синхронизирующий сигнал в виде импульсов частотой 10 Гц подаётся на вход CLK от источника V2.

3.2.2 Запустить процесс моделирования. По засвечиванию пробников заполнить таблицу переключений (истинности, состояний, переходов) синхронного счётного JK — триггера. Шаблон для таблицы взять из рекомендованных и доступных Вам источников. Предпочтение нужно отдавать таблицам, приведённым в промышленной документации производителей микросхем JK — триггеров.

| C     | J | K | Q(t+1)            | $\bar{Q}(t+1)$    | Режим         |
|-------|---|---|-------------------|-------------------|---------------|
| X     | 0 | 0 | Q(t)              | $\overline{Q}(t)$ | Хранение      |
| 0 → 1 | 1 | 1 | $\overline{Q}(t)$ | Q(t)              | Счетный режим |

Таблица 10

#### Работа ЈК триггера в счетном режиме

Если JK входы соединить, как показано на рисунке 2a, то триггер будет работать в счетном режиме: состояние триггера будет изменяться с каждым входным импульсом. Резистор R4 показан на схеме пунктиром – его можно и не ставить, ведь неподключенные входы все равно находятся в состоянии логической единицы. Главным назначением этого резистора является защита от помех через входы JK.

Временная диаграмма работы ЈК триггера показана на рисунке 26, и она очень похожа на подобную диаграмму для D – триггера. Основное отличие состоит в том, что изменение состояния триггера происходит не по положительному перепаду уровня на входе C, а по отрицательному – переходу уровня входного импульса из высокого уровня в низкий.

Нетрудно заметить, что частота импульсов на выходе триггера ровно в два раза ниже, чем частота входных импульсов. Поэтому триггеры в счетном режиме часто используются как делители частоты на два. Два триггера включенные последовательно разделят частоту на четыре, а три триггера уже на восемь и так далее по степени числа 2.

Если требуется делитель частоты с нечетным коэффициентом деления, то используются несколько триггеров с обратными связями, но об этом будет рассказано в следующей части статьи о счетчиках и формирователях импульсов.

Из сказанного можно сделать вывод: если ЈК входы одновременно находятся в состоянии логической единицы (высокого уровня), триггер работает в счетном режиме. Это значит, что по каждому отрицательному перепаду уровня на входе С состояние триггера меняется на противоположное.

Схема для испытания ЈК триггера К155ТВ1 показана на рисунке 2.



Рисунок 2. Испытания ЈК триггера К155ТВ1.

Рис. 76 Работа ЈК триггера в счетном режиме

## Подключим логический анализатор XLA1 и привести изображение его дисплея:



Рис. 77 Временная диаграмма работы ЈК триггера в счетном режиме

Экспериментальный триггер срабатывает по переднему фронту.

- Package Options Include Plastic "Small Outline" Packages, Ceramic Chip Carriers, and Plastic and Ceramic DIPs
- Dependable Texas Instruments Quality and Reliability

#### description

The '107 contain two independent J-K flip-flops with individual J-K, clock, and direct clear inputs. The '107 is a positive pulse-triggered flip-flop. The J-K input data is loaded into the master while the clock is high and transferred to the slave and the outputs on the high-to-low clock transistion. For these devices the J and K inputs must be stable while the clock is high.

The LS107A contain two independent negative-edge-triggered flip-flops. The J and K inputs must be stable prior to the high-to-low clock transition for predictable operation. When the clear is low, it overrides the clock and data inputs forcing the Q output low and the  $\overline{\bf Q}$  output high.

The SN54107 and the SN54LS107A are characterized for operation over the full military temperature range of  $-55\,^{\circ}\text{C}$  to 125 $\,^{\circ}\text{C}$ . The SN74107 and the SN74LS107A are characterized for operation from 0 $\,^{\circ}\text{C}$  to 70 $\,^{\circ}\text{C}$ .

SN54107, SN54LS107A...J PACKAGE SN74107...N PACKAGE SN74LS107A...D OR N PACKAGE (TOP VIEW)



#### SN54LS107A . . . FK PACKAGE (TOP VIEW)



NC - No internal connection

107
FUNCTION TABLE

| INPUTS |     |   |   | OUTPUTS |             |  |
|--------|-----|---|---|---------|-------------|--|
| CLR    | CLK | J | K | Q       | ā           |  |
| L      | ×   | × | × | L       | н           |  |
| H      | л   | L | L | 00      | $\bar{a}_0$ |  |
| H      | J.  | н | L | н       | L           |  |
| H      | л   | L | н | L       | н           |  |
| н      | л   | н | н | TOGGLE  |             |  |

'LS107A INCTION TABLE

|        | LON | CHO | IND | -      |                  |
|--------|-----|-----|-----|--------|------------------|
| INPUTS |     |     |     | OUT    | PUTS             |
| CLR    | CLK | J   | K   | Q      | ā                |
| L      | ×   | ×   | ×   | L      | н                |
| н      |     | L   | L   | 00     | $\bar{a}_0$      |
| H      |     | н   | L   | н      | L                |
| н      | 4   | L   | H   | L      | н                |
| H      | 4   | H   | н   | TOGGLE |                  |
| н      | н   | ×   | ×   | 00     | $\overline{a}_0$ |

Рис. 78 документация SN54107, SN54LS107A, SN74107, SN74LS107A

#### logic diagrams (positive logic)



Рис. 79 логические диаграммы

**Вывод:** В результате можно сделать вывод, что в счетном режиме: состояние триггера будет изменяться с каждым входным импульсом. Частота импульсов на выходе триггера ровно в два раза ниже, чем частота входных импульсов. Поэтому триггеры в счетном режиме часто используются как делители частоты на два. Из проведенных исследований можно сделать вывод что, если ЈК входы одновременно находятся в состоянии логической единицы (высокого уровня), триггер работает в счетном режиме. Это значит, что по каждому отрицательному перепаду уровня на входе С состояние триггера меняется на противоположное.